1、一、在Vivado中设置Modelsim(即第三方仿真工具)的安装路径。在Vivado菜单中选择“Tools”——>“3rd Party Simulator”,在“Modelsim install path”栏中输入或选择Modelsim工具的安装路径,在“Modelsim Library Paths”中输入库编译文件要存放的位置,如图1所示。
2、首先,在Modelsim安装路径中新建一个名为Vivado2019_lib的文件夹(路径和文件名可改),如图2所示。
3、接着选择Vivado菜单“Tools”——>“Compile Simulation Libraries...”命令,如图3所示。
4、在弹出的对话框中设置器件库编译参数,仿真工具“Simulator”选为Modelsim,语言“Language”、库“Library”、器件家族“Family”都为默认设置All(当然也可以根据自己的需求进行设置),然后在“Compiled library location”栏设置编译器件库的路径,这里选前面新建的Vivado2019_lib文件夹,此外在“Simulator executable path”栏设置Modelsim执行文件的路径,其他参数默认,如图4所示。
5、设置好参数后点击“Compile”按钮开始器件库的编译。图5所示为正在编译器件库的过程中。器件库编译结束后给出编译报告,从报告中看出0个警告和0个错误,如图6所示。
6、打开Modelsim安装路径下的Vivado2019_lib文件夹,便可以看到已经产生了器件库,如图7所示。
7、仿真参数设置在Vivado中关联了Modelsim软件和编译器件库之后,就可以在Vivado中调用Modelsim软件对设计进行仿真了。不过,在对每一个新建的工程设计进行仿真骀旬沃啭时需要进行一些设置。选择Vivado菜单“Tools”——>“Settings...”命令,在弹出的对话框中,设置仿真工具为Modelsim、仿真语言为verilog或VHDL或混合,当设计中用到Vivado中自带的仿真工具时,还要指定器件库的路径,如图8所示。